quinta-feira

Tv CCE HPS - 2997 - FS Esquema,Download


TV CCE mod HPS - 2997 - FS  
Esquema

Defeito - Acionando a proteção alguns segundos depois de ligada.
(Fica Ligando e Desligando)

Procedimento :
Verificar Q802 e Q805.
Trocar Capacitor C834.
Verificar Capacitor C868.
Maiores informações.


Livro Recomendado :














Para comprar clique aqui

quarta-feira

O Transístor operando em CORTE e SATURADO.

Fonte : IBRAPE

O Transístor operando na região do Corte.
A operação na região do Corte é caracterizada pela polarização do transístor, de tal forma que a queda de tensão na resistência de carga (R3xIc) é tão pequena que pode ser considerada  igual a zero.
Logo, a tensão entre coletor e emissor (Vce) é igual a tensão da fonte(Vcc).
 A figura acima, apresenta uma simulação no Multisim, com o transistor BC547

O Transístor operando na região de Saturação.
A operação na região de saturação é caracterizada pela polarização do transístor, de tal forma que a queda de tensão na resistência de carga(R3xIc) é praticamente igual a tensão da fonte(Vcc).
 Logo, a tensão entre coletor e emissor é tão pequena, que pode ser considerada igual a zero.
A figura acima, apresenta uma simulação realizada no Multisim, com o transístor BC547.

Para o BC547 operando saturado, temos que:
Ic = 10 mA
Ic / Ib = 20
Vbe = 0,7 V
logo,
RcxIc = Vcc
Rc= Vcc/ Ic
Rc = 12V/ 10 mA
Rc = 1,2Kohms.

Ib = Ic / 20
Ib = 10 mA / 20
Ib = 0, 5 mA.

Drenando uma corrente( I ) para o divisor de tensão formado por R1e R2 igual a 10xIb, temos que:
I = 10x0,5mA
I = 5 mA.
R1 = (12V- 0,7V) / 5mA
R1 = 11,3 V / 5mA
R1 =  2,26 Kohms.

R2 = 0,7 V / 4,5mA
R2 = 0,1555 Kohms
R2 = 155,5 ohms.

Gosta de jogos digitais?


.

O Circuito Lógico Não ou Inversor.


Com 0V em A, o relé não arma e temos 12V em F.
A lâmpada L1 acende.
Com 12V aplicado em A, o relé arma e temos 0V em F.
A lâmpada L1 apaga.
O circuito elementar em questão, satisfaz a tabela da verdade, comportando-se como um circuito lógico não ou Inversor.

Implementando o Circuito Lógico com Transístor.



Com 0V em A, temos :
Ib = 0
Ic = 0
Logo,
R1xIc = 0.
Vce = Vcc  = 12V
O transístor está em corte.
Então, temos 12V em F.

Com 12V em A, temos:
Transístor operando Saturado.
Para o BC547,
Ic = 10mA
Ib = 0,5mA
Vbe = 0,7V
Logo,
R1xIc = Vcc
R1 = Vcc / Ic
R1 = 12V / 10mA
R1 = 1,2Kohms.

R2 = (12V- 0,7V)/0,5mA
R2 = 11,3V / 0,5mA
R2 = 22,6Kohms

R1xIc = Vcc
Vce = 0V
A tensão em F é igual a 0V.
Então, o circuito em questão satisfaz a tabela da verdade,
comportando-se como um circuito lógico Não ou Inversor.

Aplicação :
Invertendo a função da chave S1.

Com a chave S1 aberta, temos 0V aplicado em A.
O transístor está em corte. Logo, a tensão em F é igual a 12V.
Com a chave S1 fechada, temos 12V aplicado em A.
O transístor está saturado. Logo, temos 0V em F.
Então,
Chave S1 desligada, Ponto F ligado.
Chave S1 ligada, Ponto F desligado.

O circuito lógico E. Circuito Elementar , com componentes discretos.


Com 0V em A e 0V em B, temos RL1 aberto e RL2 aberto. logo, a tensão
em F é 0V. Lâmpada L1 apagada.
Com 0V em A e 12V em B, temos RL1 aberto e RL2 fechado.
Como seus contatos estão ligados em série, temos 0V em F. Lâmpada L1 apagada.
Com 12V aplicado em A e 0V em B, temos RL1 fechado e RL2 aberto.
Temos 0V em F. Lâmpada L1 apagada.
Com 12V em A e 12V em B, temos 12V em F. Lâmpada  L1 acesa.
O circuito lógico E, apresenta nível alto de tensão em sua saída, se e somente se, todas as suas
entradas estiverem com nível alto de tensão.
O circuito elementar em questão, satisfaz a tabela da verdade, comportando-se como um circuito
Lógico E.

Implementando o circuito com transístores.

Com 0V em A e 0V em B, temos Q1,Q2 e Q3 em corte.
A tensão em F é 0V. RL aberto.
Com 0Vem A e 12V em B, Q2 está com a base polarizada, mas não conduz porque Q1 está em corte.
Logo, Q3 não conduz e a tensão em F é 0V. RL aberto.
Com 12V em A e 0V em B, Q1 está com a base polarizada, mas não coduz porque Q2 está em corte.
Q3 não conduz. A tensão em F é 0V. RL aberto.
Com 12V em A e em B, Temos Q1,Q2 e Q3 conduzindo, apresentando 12V em F, fechando RL.
O circuito apresentado, satisfaz a tabela da verdade, comportando-se como u
m circuito lógico E.

Alarme simples com circuito lógico E, implementado com componentes discretos.



Ligando S1 com S2 aberto.
0V no ponto C.
Inicialmente C1 encontra-se descarregado,apresentando nível baixo de tensão em B. Logo, Q3 está em corte.
Q2 (inversor) está em corte, apresentando nível alto de tensão em A.Q4 e Q1 não conduzem com Q3  em corte.
Logo, VF = 0V. RL1 aberto.
Fechando-se a chave S2, temos 12V em C.
Q2 satura baixando o nível de tensão em A levando Q4 ao corte.
C1 é carregado através de R2 e D2, elevando o nível de tensão em B.
Q3 não conduz porque Q4 está em corte. Logo, Q1 não conduz mantendo a tensão em F em zero volts.
RL1 aberto.
Abrindo-se a chave S2, Q2 corta elevando o nível de tensão em A. Como C1 encontra-se carregado, temos Q1,Q3 e Q4 conduzindo fechando RL1.
O tempo de operação de RL1, depende do relé utilizado e do valor de C1.
S2 : Sensor magnético normalmente aberto.

Atenuador em PI de 14 dB. Cálculo para Impedância de 75 ohms.

 

Assista o vídeo:






segunda-feira

4017: Para o seu Projeto. Circuito de Alarme Temporizado com o CI 4017.



Inicialmente, temos U1 e U2 apresentando nível alto de tensão na saída S0(Pino3).
Com a entrada dos pulsos de clock no pino 14 de U1, o mesmo inicia a contagem.

No décimo pulso de clock, é liberado no pino 12 de U1, um pulso que aplicado ao pino
14 de U2 eleva o nível de tensão em S1(Pino2).

Com isto, Q1 conduz, alimentando com tensão positiva o pino 15(Reset) de U1, inibindo sua contagem.

O circuito permanecerá "travado", em estado de espera, até que um pulso de tensão positiva
seja aplicado em I01.

Com a aplicação de um pulso em I01, D7 dispara, reiniciando a contagem em U1. Então, no
Décimo pulso de clock, é liberado no pino 12 de U1, um pulso que aplicado no pino 14 de U2,
eleva o nível de tensão em S2(Pino4).

Com isto, a base de Q2 é polarizada através de R13, "fechando" o relé K2, que permanecerá
ativado durante todo o ciclo de contagem(S2,S9) de U2.

Quando o nível de tensão em S2(Pino2) se elevar, o circuito será "travado" novamente, permanecendo em estado de espera de um novo pulso em I01.

 Importante observar que os circuitos formados por R2 C3 e R14C4, garantem a inicialização correta de U1 e U2.









segunda-feira

TV toshiba, Chassis U5. Fonte baixa, dobramento vertical.

Defeito : Fonte baixa, em torno de 80 V.

C 824 com "Fuga".

Defeito : Dobramento na parte superior da tela.

C 325 "seco".

Esquemas

Circuito Sequencial com o 4017, clock com 555.


Circuito Sequencial com o 4017, utilizando o 555 na Configuração Astável, como gerador de Clock.
Com o Pino 13 aterrado e o pino 15 recebendo um pulso positivo de tensão através de C3, o 4017 apresenta inicialmente a Saída S0(Pino 3) com nível alto de tensão. Portanto, somente D0 é excitado, permanecendo todos os outros apagados.
Com a entrada do primeiro pulso, o contador avança uma etapa elevando o nível de tensão em S1(Pino 2). Apenas D1 é excitado, ficando todos os outros apagados.
Com a entrada do segundo pulso, o contador avança mais uma etapa, elevando o nível de tensão em S2(Pino 4). Apenas D2 é excitado, ficando todos os outros apagados.
E assim sucessivamente.
No décimo pulso, é liberado um pulso largo no pino 12. Simultaneamente, o integrado é reiniciado, subindo a tensão  em S0(Pino 3),  repetindo-se todo o ciclo.

quinta-feira

4017 - Datasheet, Pinagem, Descrição e funcionamento.

Descrição :Circuito Integrado com pinagem em DIL(Dual In Line), com 16 pinos, 8 de cada lado.
Trata-se de um Contador/Divisor com dez saídas.
Sua estrutura é formada por um contador Johnson de cinco etapas.
Pinagem :Pinos ( 1,2,3,4,5,6,7,9,10,11) - Saídas Sequenciais( S5,S1,S0,S2,S6,S7,S3,S8,S4,S9).

Pino 12 - (C/O) ¨Carry out¨- Apresenta um pulso Largo a cada 10 pulsos de Clock na entrada. Normalmente é utilizado quando o 4017 está ligado em ¨cascata¨, com um integrado excitando outro do mesmo tipo.

Pino 13 - (C/E) ¨Clock Enable¨- A contagem dos pulsos na entrada só é possível com esse pino ligado a terra. Se receber uma tensão positiva, a contagem é inibida ¨congelando¨ a saída sequencial que estiver operando no momento. Não deve nunca ficar ¨aéreo¨, ou seja, desligado.

Pino 14 - (CK) ¨Clock¨- Pino de entrada dos pulsos a serem contados. É sensível a uma rápida variação positiva de tensão, sendo aconselhável o uso de pulsos com ¨Onda Quadrada¨.

Pino 15 - (R) ¨Reset¨- Normalmente esse pino é ligado a terra(Negativo da fonte de alimentação). Quando recebe uma tensão positiva, o integrado é reiniciado e a contagem inibida. Esse pino não deve ficar ¨aéreo¨.

Pino 16 - (VDD)- Ligado ao positivo da fonte de alimentação.

Funcionamento :Com as entradas de ¨Reset¨(Pino 15) e ¨Clock Enable¨(Pino 13) ligadas a terra, o contador avança uma etapa a cada pulso de clock na entrada.

Inicialmente o Integrado apresenta apenas a Saída S0(Pino 3 ) com nível alto de tensão, estando todas as demais com Zero Volts.

Com a entrada do primeiro Pulso, o contador avança para a Saída S1(Pino 2) ficando todas as demais sem Tensão.

Com a entrada do segundo Pulso, o contador avança para a saída S2(Pino 4) e assim sucessivamente.

No Décimo Pulso, é liberado um Pulso Largo no Pino 12(¨Carry Out¨). Este Pulso tem um Ciclo completo a cada Dez pulsos de Clock na entrada. O integrado é automaticamente reiniciado repetindo-se todo o ciclo de contagem.

O gráfico da figura acima, ilustra bem todo esse processo.

Assista o vídeo.







Ligação de resistores em série,Cálculo da Resistência equivalente.








Georg Simon Ohm

Baixar Biografia


Gerador de Pulso

Gerador de Pulso temporizado : Circuito que pode ser utilizado em projetos de sistema
de alarme. Gera, por um determinado intervalo de tempo, um pulso que pode ser utilizado para
disparar diretamente um dispositivo de alarme, ou acionar um transmissor modulado por tom.

                                                               ELETRONICA ANTIGA BAIXAR